雅虎www.777.co用Multisim仿真软件进行三态总线电路工作过程波形仿真分析

当前位置:雅虎娱乐手机版 > 雅虎www.777.co > 雅虎www.777.co用Multisim仿真软件进行三态总线电路工作过程波形仿真分析
作者: 雅虎娱乐手机版|来源: http://www.celadona.com|栏目:雅虎www.777.co

文章关键词:雅虎娱乐手机版,三态门

  三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路 高阻态相当于隔断状态。 三态门都有一个EN控制使能端,来控制门电路的通断。 可以具备这三种状态的器件就叫做三态(门,总线,......).

  内存里面的一个存储单元,读写控制线处于低电位时,存储单元被打开,可以向里面写入;当处于高电位时,可以读出,但是不读不写,就要用高电阻态,雅虎www.777.co既不是+5v,也不是0v

  处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。

  高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值.

  三态输出门又称三态电路。它与一般门电路不同,它的输出端除了出现高电平、低电平外,还可以出现第三个状态,即高阻态,亦称禁止态,但并不是3个逻辑值电路。

  三态逻辑与非门如图Z1123所示。这个电路实际上是由两个与非门加上一个二极管D2组成。虚线右半部分是一个带有源泄放电路的与非门,称为数据传输部分,T5管的uI1、uI2称为数据输入端。而虚线左半部分是状态控制部分,它是个非门,它的输入端C称为控制端,或称许可输入端、使能端。

  当C端接低电平时,T4输出一个高电平给T5,使虚线右半部分处于工作状态,这样,电路将按与非关系把uI1,uI2接受到的信号传送到输出端, 使uo或为高电平,或为低电平。

  当C端接高电平时,T4输出低电平给T5,使T6、T7、T10截止。另一方面,通过D2把T8的基极电位钳在1v左右,使T9截止。由于T9、T10均截止,从输出端u0看进去,电路处于高阻状态。

  三态逻辑与非门的逻辑符号如图Z1124所示。其中(a)图表示C端为高电平时为工作状态,称为高有效三态与非门。(b)图表示C端为低电平时的工作状态,称为低有效三态与非门。在使用时应注意区分。

  三态与非门的最重要的用途就是可向一条导线上轮流传送几组不同的数据和控制信号,如图Z1125所示,这种方式在计算机中被广泛采用。但需要指出,为了保证接在同一条总线上的许多三态门能正常工作,一个必要条件是,任何时间里最多只有一个门处于工作状态,否则就有可能发生几个门同时处于工作状态,而使输出状态不正常的现象。

  上图为三态门输出门电路的原理图。在图中,如果将虚线方框内的两个反相器和一个二极管剪掉,剩下的部分就是典型的TTL与非门电路。

  所谓三态是指输出端而言。普通的TTL与非门其输出极的两个晶体管T4、T5始终保持一个导通,另一个截止的推拉状态。T4导通,T5截止,输出高电平Y=1;T4截止,T5导通,输出低电平,Y=0。三态门除了上述两种状态外,又出现了T4、T5同时截止的第三种状态。因为晶体管截止时c、e之间是无穷大阻抗,输出端Y对地、对电源(vcc)阻抗无穷大。因此这第三种状态也称高阻状态。

  当A=B=1,则T2、T5导通,vc2=1.0V(前已分析)。二极管D处于反相截止状态(因为其阳极电压vc2=1.0V,小于阴极C点电位vIH=3.4V),在电路中不起作用。

  若A、B中有一个为0,则T2、T5截止,由于vc2=vIH+0.7=4.1V,足够保证T4导通。

  确定左边表格中Y16的值。A、B、C三个控制变量能否取000,001,010,100四种组合?

  基本的 51单片机有四个并行口,其中还包含了一个串行口。当接口不够用的时候,大家就会想到,使用什么外接芯片来扩充。但是,各种教材、参考书、网络文章,介绍扩充并行口的花样不少,扩充串行口的方法,几乎无人问津。偶尔见到一个,也是使用 8250、8251 等“巨型”芯片来扩充的使用这些芯片,就要占用单片机很多的更为紧缺的并行口,基本上就是得不偿失。更别说还要设置复杂的控制字了。使用简单的三态门,即可为单片机扩充串行口,仅仅占用单片机的一、二个引脚作为控制引线而已。实际上是很简单的,就像使用 74LS373、74LS244 扩充并行口一样,为串行口,配上合适三态门就行了。选用 74LS125(低电平开门)、74LS126

  为减少信息传输线的数目,大多数计算机中的信息传输线均采用总线形式,即凡要传输的同类信息都走同一组传输线,且信息是分时传送的。在计算机中一般有三组总线,即数据总线、地址总线和控制总线。为防止信息相互干扰,要求凡挂在总线上的寄存器或存储器等,它的传输端不仅能呈现0、1两个信息状态,而且还应能呈现第三种状态——高阻抗状态(又称高阻状态),即此时好像它们的输出被断开,对总线状态不起作用,此时总线可由其它器件占用。三态门即可实现上述的功能,它除具有输入输出端之外,还有一控制端,请看下图。当控制端E=1时,输出=输入,此时总线由该器件驱动,总线上的数据由输入数据决定;当控制端E=0时,输出端呈高阻抗状态,该器件对总线不起作用。当寄存器输出端接

  缓冲器)的工作原理 /

  三态电路是一种重要的总线接口电路,由若干个输出端连接在总线上的三态输出门构成。三态是指输出处于工作状态的逻辑“0”状态输出、逻辑“1”状态输出及没有逻辑功能的高阻态输出。常规的硬件实验测试三态总线电路逻辑功能的方法是,将三态输出门的控制端、输入端分别接逻辑电平开关,改变逻辑电平开关为逻辑1、逻辑0观测输出函数的逻辑状态。存在的问题是,总线分时传输关系不直观。用Multisim仿真软件进行三态总线电路工作过程波形仿真分析,用环形计数器做实验中的信号源产生所需的各个控制信号、用脉冲信号源产生各数据输入信号,用逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,可直观形象地描述三态门总线传输电路的工作特性

  总线传输电路的Multisim仿真方案 /

  我们都知道,三态门是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。三态门都有一个EN控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态门。计算机里面用1和0表示是,非两种逻辑,但是有时候这是不够的。比如说,他不够富有但是他也不一定穷啊;她不漂亮但也不一定丑啊,处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。高阻态的重要作用之一就是I/O(输入/输出)口在输入时读入外部电平用。高阻态相当于该门和它连接的电路处于断开

  的概念及应用 /

  TTL或非门、集电极开路门和三态门电路 1.TTL或非门 下图为TTL或非门的逻辑电路及其代表符号。 由图可见 ,或非逻辑功能是对TTL与非门的结构改进而来,即用两个 三极管T2A和T2B代替T2。若两输入端为低电平,则T2A和T2B均将截止 ,iB3=0,输出为高电平。若A、B两输入端中有一个为高电平 ,则T2A或T2B将饱和 ,导致iB3>0,iB3便使T3饱和 ,输出为低电平。这就实现了或非功能。即。2.集电极开路门 在工程实践中将两个门的输出端并联以实现与逻辑的功能称为线与。考察下图所示的情况。当将图中所示的两个逻辑门的输出连接在一起,并且当第一个门的输出为高电平(第一个门的T4导通

  电路 /

  Silicon Labs发布全新时钟产品,SmartClock技术提高设计弹性

  泰克MDO3000系列示波器结合MDO3PWR功率分析模块 立即询价享春季好礼!

  下载有礼:2017年泰克亚太专家大讲堂第二期: 100G/200G/400G通讯标准发展趋势及解决方案

  推荐有礼,分享有你!DSP学习季开学了,推荐你最喜欢的TI DSP资料!

  抢先体验NUCLEO家族新贵,ST STM32 NUCLEO-F091RC开发板28元包邮!

  站点相关:数模混合数据转换放大器音响接口电路无线模拟其他技术电子百科综合资讯EMC/EMI模拟资源下载模拟电子习题与教程仙童传奇

网友评论

我的2016年度评论盘点
还没有评论,快来抢沙发吧!